Vous allez être redirigé(e) vers Aerocontact
STAGIAIRE INGÉNIEUR-E DÉVELOPPEMENT FPGA F/H
Offre de stage publiée il y a 16 jours- Entreprise SAFRAN ELECTRONICS & DEFENSE
- Localisation Les Ulis, Ile-de-France, France
- Fonction STAGIAIRE INGÉNIEUR-E DÉVELOPPEMENT FPGA
- Type de contrat Stage
- Date de publication 25-09-2024
Description du poste
Safran est un groupe international de haute technologie operant dans les domaines de la propulsion et des equipements aeronautiques, de l'espace et de la defense. Implante sur tous les continents, le Groupe emploie plus de 92 000 collaborateurs pour un ch
Descriptif mission
Au sein de la BU On Board & Testing vous participez aux développements logiciels de nos solutions de télémesure, d'acquisition et de traitement de données pour nos produits destinés à être embarqués en environnement aéronautique.
Vous êtes intégré.e à notre équipe "FPGA and embedded software" constituée d'une quinzaine d'ingénieur.e.s spécialisé.es dans le domaine du développement FPGA et logiciel temps réel embarqué en mesure de vous encadrer et de vous faire découvrir les compétences requises pour devenir un.e ingénieur.e pluri disciplinaire en FPGA et en développement logiciel.
Dans le cadre du développement de nos futurs développements de transfert et de compression vidéo, l'objectif de ce stage est de mettre en ?uvre le transfert de donnée par transfert Direct Memory Access entre la partie PL et la partie PS du FPGA en gérant la Cohérence de Cache mémoire.
Au cours de ce stage, vos missions principales seront les suivantes :
? Etudier les différentes solutions envisageables pour :
o Gérer le transfert de paquets de donnée par DMA du FPGA vers la partie Logiciel en gérant la cohérence de cache mémoire.
o Gérer le transfert de paquet de donnée par DMA du Logiciel vers le FPGA en gérant la cohérence de cache mémoire.
? Intégrer et développer les solutions retenues
? Tester et caractériser les performances du système
? Maitriser les IP Xilinx de transfert de donnée par DMA
? Développer une ou des IP Safran SDS en VHDL à l'image de ou des IP Xilinx de transfert de donnée DMA.
? Comprendre le fonctionnement des différents périphériques qui rentrent en jeu dans la gestion des caches mémoires sur la cible Xilinx Zynq Ultrascale+, et les configurer via le logiciel embarqué : caches processeurs, module CCI (Cache-Coherent Interconnect), ?
? Faire un rapport explicatif permettant d'implémenter les solutions retenues dans les produits Safran Data Systems
? Développer un ou plusieurs codes d'exemple permettant le déploiement rapide des solutions retenues
Profil recherché
Safran est un groupe international de haute technologie operant dans les domaines de la propulsion et des equipements aeronautiques, de l'espace et de la defense. Implante sur tous les continents, le Groupe emploie plus de 92 000 collaborateurs pour un ch
Descriptif mission
Au sein de la BU On Board & Testing vous participez aux développements logiciels de nos solutions de télémesure, d'acquisition et de traitement de données pour nos produits destinés à être embarqués en environnement aéronautique.
Vous êtes intégré.e à notre équipe "FPGA and embedded software" constituée d'une quinzaine d'ingénieur.e.s spécialisé.es dans le domaine du développement FPGA et logiciel temps réel embarqué en mesure de vous encadrer et de vous faire découvrir les compétences requises pour devenir un.e ingénieur.e pluri disciplinaire en FPGA et en développement logiciel.
Dans le cadre du développement de nos futurs développements de transfert et de compression vidéo, l'objectif de ce stage est de mettre en ?uvre le transfert de donnée par transfert Direct Memory Access entre la partie PL et la partie PS du FPGA en gérant la Cohérence de Cache mémoire.
Au cours de ce stage, vos missions principales seront les suivantes :
? Etudier les différentes solutions envisageables pour :
o Gérer le transfert de paquets de donnée par DMA du FPGA vers la partie Logiciel en gérant la cohérence de cache mémoire.
o Gérer le transfert de paquet de donnée par DMA du Logiciel vers le FPGA en gérant la cohérence de cache mémoire.
? Intégrer et développer les solutions retenues
? Tester et caractériser les performances du système
? Maitriser les IP Xilinx de transfert de donnée par DMA
? Développer une ou des IP Safran SDS en VHDL à l'image de ou des IP Xilinx de transfert de donnée DMA.
? Comprendre le fonctionnement des différents périphériques qui rentrent en jeu dans la gestion des caches mémoires sur la cible Xilinx Zynq Ultrascale+, et les configurer via le logiciel embarqué : caches processeurs, module CCI (Cache-Coherent Interconnect), ?
? Faire un rapport explicatif permettant d'implémenter les solutions retenues dans les produits Safran Data Systems
? Développer un ou plusieurs codes d'exemple permettant le déploiement rapide des solutions retenues
- Date de début nc.
- Durée 6 mois
- Expérience requise Débutant / Jeune diplomé
- Salaire nc.
- Référence SDSOBF25STAG005145442
- Secteur d'activité